全国服务热线 15821477487

40V高耐压LDO常用指南,明达微电子有限公司

发布:2020-07-03 09:51,更新:2010-01-01 00:00

上海明达微电子有限公司所供的全部产品的特点是:抗干扰能力强,抗静电能力强,电参数性能稳定,上机率高,工作失效率低。公司将不断打造自己的品牌,拓宽销售市场,让客户用得满意,用的放心。

低功耗LDO的实现:主要在电路设计上进行分析和讨论

基于工艺厂提供的新版本的model对LDO的电路进行验证。在满足相关设计参数的同时,把“低功耗”作为电路实现的关键点。一方面,要求LDO有一个稳定性高的系统结构。从LDO的基本工作原理入手,对LDO的结构进行分析和讨论,找出一个合适可行的稳定结构。我们怎样才能使恒温器、大门、门铃、安防系统和电视更加高效,而同时又不会对连通性产生任何影响呢。LDO的基本架构稳定可靠,才能保证LDO的电路设计可实现;一方面,从模块的电路设计着手,加入芯片保护功能。比如加入过流保护等自保护电路,在芯片出现非正常状态时能及时做出反应,避免芯片被烧毁,使芯片更安全可靠。另外,由于此LDO为独立的测试芯片,因此必须设计I/O模块电路,并组建一个I/O环路,在该环路上必须存在完整的ESD(Electro-StaticDischarge静电泄放)泄放通路,保障芯片测试时不会出现ESD带来的失效;另一方面,结合65nm的CMOS工艺特征,同时按照实际的电路设计,对每个模块的版图的绘制要点都做了分析。在保持电路一致性的同时,对版图做更多失效方面的考虑和特殊处理。比如做ESD和LatchUp(闩锁效应)等失效分析,尽可能的去减弱甚至消除失效带来的问题,使芯片有更高的良率,更高抵御失效的能力,提升其生产制造可靠性。




目前的低功耗设计主要从芯片设计和系统设计两个方面考虑。随着半导体工艺的飞速发展和芯片工作频率的提高,芯片的功耗迅速增加,而功耗增加又将导致芯片发热量的增大和可靠性的下降。



另一种常用的时钟技术就是可变频率时钟。它根据系统性能要求,配置适当的时钟频率以避免不必要的功耗。为了使产品更具竞争力,工业界对芯片设计的要求已从单纯追求高性能、小面积转为对性能、面积、功耗的综合要求。门控时钟实际上是可变频率时钟的一种极限情况(即只有零和1高频率两种值),因此,可变频率时钟比门控时钟技术更加有效,但需要系统内嵌时钟产生模块PLL,增加了设计复杂度。




联系方式

  • 地址:上海 上海市松江区民益路201号6幢301室
  • 邮编:200237
  • 电话:(021)
  • 联系人:许飞
  • 手机:15821477487
  • 传真:86 021 64103832
  • QQ:2973340516
  • Email:fishxu@md-ic.com.cn
产品分类